頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開(kāi)發(fā)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問(wèn)題,設(shè)備可以在那里重新編程。 最新資訊 賽靈思發(fā)布業(yè)界首個(gè)完整的數(shù)字前端(DFE)設(shè)計(jì)加快無(wú)線基站3GPP LTE射頻開(kāi)發(fā) 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:12/11/2008 利用FPGA實(shí)現(xiàn)的多通道同步數(shù)據(jù)采集卡 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:12/11/2008 高速可重構(gòu)AES的設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:12/10/2008 (有獎(jiǎng)啦!!)歡迎大家進(jìn)入可編程邏輯設(shè)計(jì)、嵌入式系統(tǒng)、MCU/DSP技術(shù)論壇 社區(qū)熱點(diǎn),站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:12/10/2008 亞科鴻禹成為T(mén)ensilica原型驗(yàn)證合作伙伴 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:12/9/2008 旺宏與億而得開(kāi)發(fā)0.5微米高壓邏輯制程平臺(tái) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:12/9/2008 Xilinx針對(duì)《電子技術(shù)應(yīng)用》投稿者的高校老師的免費(fèi)捐贈(zèng)活動(dòng) 社區(qū)熱點(diǎn),站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:12/8/2008 Verilog HDL綜合實(shí)用教程下載(學(xué)習(xí)實(shí)用FPGA的好幫手) 社區(qū)熱點(diǎn),站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:12/8/2008 FPGA有價(jià)值實(shí)例 社區(qū)熱點(diǎn),站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:12/8/2008 Altera最新FPGA產(chǎn)品stratix4的用戶手冊(cè)(下載) 社區(qū)熱點(diǎn),站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:12/8/2008 ?…546547548549550551552553554555…?