頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 基于Virtex-5 FPGA的音視頻監視系統設計 引言本文探討在Virtex-5FPGA中實現設計的一些難題,然后用一個項目作為示范來詳解充分利用其功能集的技法。設計過程包括幾個步驟,從針對應用選擇適合的Virtex-5開始。為便于本文敘述,我們假定IP模塊已經過匯編,并且已經就緒備用或已經用COREGenerator生成。針對應用選擇適合的器件多數音視頻采集器件都支持單信道,以Y/Cr/Cb數據格式生成源同步數字信號。DSP雖然有能力采集數字音視頻信號,也能夠執行數字信號處理任務,但通常卻僅支持少數幾條信道。本設計選擇了FPGA,事實證明這對于多信道輸入任務和信號處理任務都是良好的替代方案。圖1所示為典型的安全視頻監視系統,其中有一個3G/SD/HD/SDI視頻接口。在此設計中,攝像頭將3G—SDI格式的信息傳送到電路板,后者繼而收集數據,并且以145.5MHz的最高時鐘頻率將其轉換成10位(Y/Cr/Cb格式)的源同步視頻數據(10/20位的接口)。電路板以96kHz的最高時鐘頻率處理源同步音頻數據。這里,存儲器的容量是512Mb,寬度是32位,所以FPGA必須支持高達2Gb的擴展能力。對于這個設計來說,FPGA必須支持多達十條數字音視頻源同步輸入信道( 發表于:11/29/2010 一種基于FPGA的RFID無線通信系統的實現 隨著計算機技術的迅速發展,電子信息技術越來越快地普及到各行各業的應用中去。傳統的物流信息采集工作方... 發表于:11/29/2010 基于FPGA的卷積碼的編/譯碼器設計 為了解決傳統的維特比譯碼器結構復雜、譯碼速度慢、消耗資源大的問題,提出一種新型的適用于FPGA特點,路徑存儲與譯碼輸出并行工作,同步存儲路徑矢量和狀態矢量的譯碼器設計方案。該設計方案通過在ISE9.2i中仿真驗證,譯碼結果正確,得到編碼前的原始碼元,速度顯著提高,譯碼器復雜程度明顯降低。并在實際的軟件無線電通信系統中信道編解碼部分得到應用,性能優良。 發表于:11/29/2010 基于CPLD的片內環形振蕩器的設計方案 本文介紹一種通用的基于CPLD的片內振蕩器設計方法,它基于環形振蕩器原理,只占用片上普通邏輯資源(LE),無需使用專用邏輯資源(如MaxII中的UFM),從而提高了芯片的資源利用率;振蕩頻率可在一定范圍內調整,振蕩輸出可以驅動內部邏輯和外部器件引腳。本設計有較大的通用性,可方便地在不同CPLD器件間移植,使一些基于CPLD的片上系統(SoC)設計無需使用外部時鐘信號源,從而降低設計成本和難度,增加系統集成度。通過在Altera公司的MAX7000系列EMP7128LC84-15芯片上的實驗說明實現的方法。實驗實現的頻率范圍在8MHz~62MHz。仿真和硬件測試結果表明了該設計方法的正確性和可行性。 發表于:11/29/2010 賽靈思全球首演內置28Gbps收發器的Virtex-7 HT系列支持下一代100-400Gbps通信系統應用 適用于行業最高帶寬線路卡的全新 FPGA,可以提供多達 16 個 28Gbps 串行收發器,可支持所有主要的高速串行、光學和背板協議。全球著名的信號完整性專家Howard Johnson博士在賽靈思官網上發布的一段視頻中對Virtex-7 HT FPGA的28Gbps串行接收器進行了演示 發表于:11/24/2010 英特爾利用首款可配置英特爾® 凌動? 處理器為客戶提供更多選擇 不久前英特爾公司推出的六款英特爾® 凌動? E600系列系統芯片(研發代號“Tunnel Creek”),能幫助客戶輕松設計差異化定制產品,加快產品上市速度。今天,英特爾公司進一步發布了可配置的英特爾凌動處理器 E600C 系列,它將英特爾凌動E600 處理器和 Altera* 現場可編程邏輯門陣列(FPGA)融入了一個封裝內。 發表于:11/24/2010 基于FPGA的交流電測量儀的設計 根據交流采樣的原理,設計出基于FPGA開方算法,解決了實時計算電壓有效值和頻率的問題。充分發揮FPGA硬件并行計算的特性,實現高速運算和可靠性的結合, 能夠較好地解決精度與速度的問題。為穩定控制裝置快速判斷元件故障提供了充足時間,滿足電力系統實時性、可靠性的要求。 發表于:11/23/2010 基于FPGA的PPM調制解調系統設計 本文從工程應用出發,根據PPM的基本原理和數學模型,對PPM調制解調系統進行了設計,并用Verilog HDL語言在Quartus上完成了系統仿真。 發表于:11/22/2010 基于NiosⅡ處理器的TFT-LCD圖形顯示設計 主要闡述了以Altera公司的FPGA為核心的基于NiosⅡ軟核的嵌入式LCD圖形顯示設計方法。從系統的角度提出在LCD上顯示圖形的設計過程,給出搭建NiosⅡ軟核的系統整體結構圖,并最終實現了圖形以及漢字在LCD上的顯示,最后總結出利用FPGA技術實現LCD圖形顯示的優勢。 發表于:11/19/2010 基于FPGA與RS422的MⅢ總線轉換板設計 O引言機載數據總線在飛機上的地位非常重要。機載總線轉換板則是為計算機與機載設備之間的連接提供的硬件基礎。機載設備通過總線轉換板與計算機進行通信以收發數據。因此,用于測試系統的轉換板的研制與開發就成為航電發展的一個重要部分。本文介紹的MIII總線轉換板的主要功能是將機載火控設備的MIII總線數據轉換成串口數據,以方便實現與PC機的通信,這樣,PC機就可讀取機載設備數據或發送指令以操作總線設備。該轉換卡采用Top-Down自頂向下的設計方法,并綜合嵌入式可配置微處理器技術,來對系統進行模塊化設計。頂層模塊則采用圖形設計方式,底層模塊由VerilogHDL語言描述,并利用QuartuslI完成仿真及綜合,然后在ALTERA公司的CycloneII系列EP2C40芯片來實現。此設計提升了系統的處理速度和穩定性。降低了系統的功耗和成本。1MIII總線介紹MIII總線是某型飛機火控電子設備的專用數據通信總線,又稱第三級總線。MIII總線是單向地址、雙向數據、半雙工通信總線。MIII總線的接口邏輯信號與電信號之間的邏輯關系是:邏輯“1”對應邏輯高電平;邏輯“0”對應邏輯高電平。MIII總線接口信號線根據功能可分為三組,即數 發表于:11/19/2010 ?…446447448449450451452453454455…?