頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于FPGA的AMLCD控制器的設(shè)計 飛機(jī)座艙圖形顯示系統(tǒng)已發(fā)展到第六代,即采用有源矩陣彩色液晶顯示器AMLCD(ActiveMatrixLiquidCrystalDisplay)。當(dāng)前高分辨率的軍用AMLCD顯示模塊還只能依靠進(jìn)口,且控制電路板須安裝在該顯示模塊提供的機(jī)箱內(nèi)。 發(fā)表于:12/22/2011 意法半導(dǎo)體(ST)推出全球首款采用全非接觸式測試技術(shù)晶圓 意法半導(dǎo)體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)宣布,全球首款未使用任何接觸式探針完成裸片全部測試的半導(dǎo)體晶圓研制成功。意法半導(dǎo)體創(chuàng)新且先進(jìn)的測試技術(shù)實現(xiàn)與晶圓電路陣列之間只使用電磁波作為唯一通信方式測試晶圓上的芯片,如RFID(射頻識別)IC。這種測試方法擁有更高的良率、更短的測試時間以及更低的產(chǎn)品成本等潛在優(yōu)勢。此外,非接觸式測試方法還可實現(xiàn)射頻電路的測試環(huán)境接近實際應(yīng)用環(huán)境。 發(fā)表于:12/21/2011 一種基于FPGA的AD9945驅(qū)動設(shè)計 介紹了AD9945高速CCD信號處理芯片,并對其工作流程進(jìn)行了研究。分析了AD9945芯片內(nèi)部各個驅(qū)動信號的作用及其時序關(guān)系,提出了結(jié)合FPGA運用VHDL硬件語言對該芯片的驅(qū)動信號進(jìn)行編程的思想,最后通過QUARTUS II軟件對程序進(jìn)行時序仿真,并得到正確的仿真時序圖,從而驗證了這種編程思想的正確性。 發(fā)表于:12/20/2011 Microsemi發(fā)布第十版Libero SoC集成式設(shè)計環(huán)境 致力于提供幫助功率管理、安全、可靠與高性能半導(dǎo)體技術(shù)產(chǎn)品的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation,紐約納斯達(dá)克交易所代號:MSCC) 發(fā)布Libero® SoC v10.0 (第十版Libero® SoC)。這一新版Libero集成式設(shè)計環(huán)境(IDE)可為系統(tǒng)單芯片(SoC)設(shè)計人員提供多項新功能,包括提升易用性、增加嵌入式設(shè)計流程的集成度,以及“按鍵式”(“pushbutton”) 設(shè)計功能。 發(fā)表于:12/19/2011 基于CPLD的水下沖擊波記錄儀的設(shè)計 本文中介紹的水下沖擊波記錄儀主要用于測試水下爆炸時產(chǎn)生的沖擊波的強(qiáng)弱, 采用CPLD器件進(jìn)行設(shè)計,大大提高了系統(tǒng)設(shè)計的靈活性,提高了系統(tǒng)的可靠性和集成度,縮短了產(chǎn)品研制的周期,同時還可以降低設(shè)計成本,節(jié)省PCB板的面積和布線難度,提高了設(shè)備可靠性,得到了滿意的試驗結(jié)果。 發(fā)表于:12/19/2011 萊迪思半導(dǎo)體收購SiliconBlue公司 萊迪思半導(dǎo)體公司(NASDAQ: LSCC)今天宣布已經(jīng)達(dá)成一項最終協(xié)議,收購SiliconBlue Technologies公司,針對消費者手持設(shè)備市場的Custom Mobile Device?(定制移動設(shè)備)解決方案的先鋒和領(lǐng)導(dǎo)者。利用單塊芯片,超低功耗的現(xiàn)場可編程門陣列(FPGA)結(jié)構(gòu),SiliconBlue的mobileFPGA?器件使移動設(shè)計人員能夠在他們的移動平臺上快速添加功能,諸如連接、存儲器/存儲,傳感器管理,以及視頻/圖像。 SiliconBlue的mobile FPGA器件已經(jīng)為頂級消費者OEM發(fā)運了數(shù)以百萬計的器件。 發(fā)表于:12/16/2011 用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計實時分析 用FPGA動態(tài)探頭與數(shù)字VSA對DSP設(shè)計實時分析, 隨著 FPGA 在數(shù)字通信設(shè)計領(lǐng)域(蜂窩基站、衛(wèi)星通信和雷達(dá))的高性能信號處理電路中成為可行的選擇,分析和調(diào)試工具必須包括能幫助您在最短時間內(nèi)得到電路最佳性能的新技術(shù)。 雖然現(xiàn)在已經(jīng)有多種連接仿真與射頻 發(fā)表于:12/16/2011 Altera抖動和SERDES體系結(jié)構(gòu)專家獲選IEEE院士 Altera公司(Nasdaq: ALTR)今天宣布,李鵬博士(Dr. Mike Peng Li)已被IEEE選為IEEE院士。李博士是Altera的研究和開發(fā)設(shè)計師兼工程師,由于在抖動測試技術(shù)設(shè)計上的突出貢獻(xiàn)而獲此殊榮。 發(fā)表于:12/16/2011 正交相干檢波方法及FPGA的實現(xiàn) 本文詳細(xì)介紹了中頻直接正交采樣及Bessel插值理論,并基于這一理論,用FPGA將一路中頻信號分解成了兩路正交數(shù)字信號,本文同時重點給出了用FPGA實現(xiàn)這一過程的詳細(xì)方案。 發(fā)表于:12/15/2011 半導(dǎo)體晶圓的生產(chǎn)工藝流程介紹 從大的方面來講,晶圓生產(chǎn)包括晶棒制造和晶片制造兩大步驟。 發(fā)表于:12/15/2011 ?…325326327328329330331332333334…?