頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 SanDisk聯手東芝進軍10nm級別閃存工藝 2010年閃存芯片的制造工藝普遍都是30nm級別,2011年則將成為20nm級別普及的開端,同時10nm級別工藝的投資和研發也即將陸續開始。 發表于:1/17/2012 基于SOPC的MPEG-4視頻播放器 本系統在Nios II和FPGA構成的SOPC平臺上,使用NiosII的用戶自定義指令以硬件邏輯方式實現MPEG4解碼中的IQ、IDCT、 MC等計算復雜、高度耗時的功能模塊,極大地提高解碼速度。從而在以GPL協議發布的XviD Codec基礎上,實現Simple Profile視覺框架下,L1級、QCIF(177×144分辨率)、25 fps的MPEG-4實時解碼,并通過DMA方式在LCD上加以顯示。 發表于:1/17/2012 格羅方德推出優化BCDliteTM技術與工藝 2011年9月16日,在上海浦東召開的格羅方德半導體2011年第二屆全球技術論壇上,格羅方德(GLOBALFOUNDRIES)宣布推出為汽車應用而進行了優化的BCDliteTM晶圓技術與工藝。據了解,基于經過驗證的用以大批量制造應用的工藝,這項0.18um技術作為一個綜合模塊化平臺,以工藝 發表于:1/17/2012 基于Camera link的圖像采集系統 介紹了一種基于FPGA和Camera link協議的圖像采集系統設計方案。設計中將接口信號和圖像數據轉換為低壓差分信號(LVDS)進行傳輸,提高了信號的精度和傳輸距離。闡述了具體的硬件接口電路設計以及接口信號程序設計,并給出了實驗結果。 發表于:1/16/2012 采用FPGA的SPWM變頻系統設計 本文是設計了基于FPGA的SPWM可變頻系統,最后把系統成功應用到電法儀的發射模塊中。經驗證,該系統穩定可靠,比原有的PWM控制有較大的改善。另外,系統可以根據需要在線修改發射頻率、死區時間等的值,系統更人性化。系統稍加修改,還可應用到電機驅動或變頻電源中。 發表于:1/16/2012 基于SoPC汽車安全監控系統設計 介紹基于Altera公司SoPC的汽車安全監控系統,利用嵌入在FPGA中的Nios處理器軟核CPU,配合GPS和GSM系統,對汽車的停放和運行狀態進行監測和控制。文中詳細介紹系統的硬件組成,并給出對GPS和GSM的C語言管理程序。 發表于:1/16/2012 基于DSP和FPGA的電視觀瞄系統設計 電視觀瞄系統以FPGA為處理核心,實現紅外數字視頻信號的實時圖像處理,DSP實現了部分的圖像處理算法和FPGA的控制邏輯,并響應中斷,實現數據通信和存儲。 發表于:1/14/2012 基于DSP的CAN總線系統設計與實現 基于DSP的CAN總線系統設計與實現,摘要:介紹了基于DSP的CAN控制器的設計及應用方法,利用該方法可以在波特率高達lMb/s的條件下穩定、可靠地傳輸數據,而且延遲時間很少。實驗證明,利用TMS320F2812內嵌的CAN模塊來構成的硬件電路和軟件設計十分簡單 發表于:1/13/2012 基于RVM的層次化SoC芯片驗證平臺設計及應用 本文以SIM卡控制模塊的功能驗證為例,介紹了運用Synopsys Vera驗證工具以及RVM驗證方法學快速高效地搭建高質量驗證平臺的方法。文中詳細介紹了RVM驗證方法學以及RVM驗證平臺的結構。 發表于:1/13/2012 基于Simulink的高速跳頻通信系統抗干擾性能分析 跳頻通信以其強抗干擾能力和高安全性在軍事通信領域得到了越來越廣泛的應用。隨著C4ISR系統要求的不斷提高,跳頻通信系統正向著跳速不斷提高,跳頻帶寬越來越大,跳頻圖案越來越復雜的方向發展。目前每秒鐘萬跳以上的高速跳頻已成為跳頻技術的發展方向。以美軍的JTIDS為例,其跳速能夠達到76 923跳/s,跳頻帶寬也達到了153 MHz。本文將利用Matlab仿真軟件中的Simulink對采用MSK調制的高速跳頻通信系統進行仿真,并針對各種干擾樣式對其進行分析,并得出結論。 發表于:1/13/2012 ?…319320321322323324325326327328…?