頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 借力ARM 64位V8 臺積電16nm FinFET藍圖仍霧里看花? 臺積電(TSMC)在日前的年度大會中,宣布制訂了20nm平面、16nmFinFET和2.5D發展藍圖。臺積電也將使用ARM的第一款64位處理器V8來測試16nmFinFET制程,并可望在未來一年內推出首款測試芯片。臺積電與其合作伙伴們表示,用于 發表于:10/24/2012 萊迪思MachXO2控制開發套件 適用于復雜系統控制和接口設計的樣機開發 萊迪思半導體公司(NASDAQ: LSCC)今日宣布推出MachXO2?系列超低密度FPGA控制開發套件,適用于低成本的復雜系統控制和視頻接口設計的樣機開發。新加入了MachXO2-4000HC器件,包括4320個查找表(LUT)的可編程邏輯和222 Kbit片上存儲器,滿足了通信、計算、工業、消費電子和醫療市場所需的系統控制和接口應用。 發表于:10/23/2012 意法半導體與Soitec攜手通過CMP提供28納米FD-SOI CMOS制程 意法半導體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)、Soitec(歐洲證券交易所)與CMP(CircuitsMultiProjets®) 共同宣布,現在大學院校、研究實驗室和設計企業可通過CMP的硅中介服務使用意法半導體的CMOS 28納米全耗盡型絕緣層上硅(FD-SOI)制程進行工程流片,意法半導體的新制程采用Soitec公司開發的創新型硅襯底。隨著首批商用晶圓即將下線,意法半導體正在將這項制程下放給第三方芯片制造商。 發表于:10/23/2012 基于FPGA的圖像采集和快速移動物體檢測 提出了一種圖像采集和快速移動物體檢測的設計,即通過FPGA實現對攝像頭的初始化及數據采集,并通過自定義的傳輸協議將FPGA緩存中的數據傳輸給ARM7處理器,實現圖像數據的快速傳輸。根據適用范圍,本文提出了自適應二值化閥值及相關的檢測算法改進。這對于小型的、低功耗實用型的監控系統具有一定的實用價值。 發表于:10/22/2012 基于VHDL語言的卷積碼和Viterbi譯碼的實現 介紹并用VHDL語言實現了卷積編碼和維特比譯碼。根據編碼器特征設計了一種具有針對性的簡潔的維特比譯碼器結構,并通過ModelSim平臺驗證了該設計的正確性。 發表于:10/22/2012 LAKER-CALIBRE REALTIME整合流程 獲得2012 TSMC OIP定制設計參考流程采用 SpringSoft與明導國際(Mentor Graphics)今日宣布其共同合作的LakerTM-CalibreTM RealTime定制版圖流程,擁有簽核確認質量的實時設計規則檢查(DRC),通過臺灣積體電路制造有限公司(TSMC) 2012 定制設計與模擬-混和信號(AMS)參考設計流程的認證,具備解決20nm芯片設計與驗證復雜性的能力。 發表于:10/18/2012 賽靈思推出基于ARM®處理器的汽車級平臺 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )宣布已經為汽車產業加快開發和部署新一代汽車駕員輔助系統(ADAS)做好了準備。在2012年10月16日-17日在號稱“世界汽車之都”的美國底特律舉行的汽車工程師協會(SAE) Convergence 2012大會上,賽靈思推出了基于ARM®處理器的汽車級Zynq?-7000All Programmable片上系統(SoC)平臺。該平臺通過可編程系統集成,在降低材料清單(BOM )成本的同時,能夠滿足那些要求具備圖像到視覺功能(對保障駕駛員安全至關重要)和車載網絡功能的系統的尖端技術要求,從而可以降低駕駛員輔助解決方案的成本,并加速上市進程。 發表于:10/18/2012 一種基于FPGA 的新型誤碼測試儀的設計與實現 本文設計實現了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時鐘提取的實現方法,此方法能夠提高同步時鐘的準確度,從而提高誤碼測量精度。 發表于:10/17/2012 業界繼續贊譽萊迪思的iCE40 FPGA系列 萊迪思半導體公司(NASDAQ: LSCC)今天宣布其超低密度的iCE40?FPGA系列被提名入圍“年度數字半導體產品。”Elektra獎。這一榮譽獲得前不久,iCE40 FPGA系列由于節能和節省功耗榮獲e-Legacy的“環境設計”獎。 發表于:10/17/2012 基本信號發生器的設計方案 DDS(DiFeetDigitalFrequencySynthesis)即直接數字式頻率合成,是從相位概念出發直接合成所需波形的一種頻率合成技術。與傳統信號源所采用的用模擬方式生成信號不同,它是將先進的數字信號處理理論與方法引入信號合成領域。DDS技術在精確度、靈活度等方面都超過模擬信號發生器。并且DDS可實現相位連續變化,且具有良好頻譜的信號,這是傳統方法無法實現的。FPGA的迅速發展為D 發表于:10/16/2012 ?…252253254255256257258259260261…?