頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Altera Quartus II軟件v13.1編譯時間縮短70% Altera公司 (NASDAQ: ALTR)今天宣布發布Quartus® II軟件13.1版,通過大幅度優化算法以及增強并行處理,與前一版本相比,編譯時間平均縮短了30%,最大達到70%,進一步擴展了在軟件效能方面的業界領先優勢。軟件還包括最新的快速重新編譯特性,適用于客戶對Altera Stratix® V FPGA設計進行少量源代碼改動的情形。采用快速重新編譯特性,客戶可以重新使用以前的編譯結果,從而保持性能,不需要前端設計劃分,進一步將編譯時間縮短了50%。 發表于:11/6/2013 FIR數字濾波器設計及其FPGA實現 以FPGA為硬件平臺,利用FPGA的DSP開發工具DSP Builder對數字濾波器進行建模設計及系統模型仿真,生成VHDL工程文件,編制相應頂層文件,使其符合濾波器硬件系統。利用QuartusⅡ對項目進行綜合、編譯和調試,生成原理圖模塊和RTL電路圖。通過對5 kHz方波信號進行仿真濾波,并將VHDL下載到硬件系統中進行硬件實現,有效地提取到5 kHz的正弦信號。實驗結果表明,該設計很好地達到了FIR濾波器的性能,為數字濾波器的設計與實現提供了新的途徑和方法。 發表于:11/4/2013 Cyclone IV系列FPGA的配置方式及其工程應用 為了高效正確配置Altera Cyclone IV系列FPGA,詳細研究了該系列FPGA配置的引腳、方式、原理圖、過程、時序和數據格式等,并比較了各配置方式。同時,通過一個實際工程應用表明該系列FPGA配置方式的靈活多樣性。 發表于:11/4/2013 Altera發布Stratix 10 SoC中的四核64位ARM Cortex-A53 Altera公司宣布其采用Intel 14nm三柵極工藝制造的Stratix 10 SoC器件將具有高性能四核64位ARM Cortex?-A53處理器系統,這與該器件中的浮點數字信號處理(DSP)模塊和高性能FPGA架構相得益彰。與包括OpenCL在內的Altera高級系統級設計工具相結合,這一通用異構計算平臺在很多應用中都具有優異的自適應性、高性能、高功效比和設計效能,其應用包括數據中心計算加速、雷達系統和通信基礎設施等。 發表于:11/4/2013 設計FPGA系統應了解的三個原則 一.面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,FPGA設計的工作頻率是不固定的,而是和設計本身的延遲緊密相連) 發表于:11/2/2013 Altera助力動視元推出首款基于FPGA的智能交通視頻分析解決方案 Altera公司(NASDAQ: ALTR) 今天在2013年中國國際公共安全博覽會(安博會) 上宣布,北京動視元科技有限公司(簡稱:動視元)采用Altera基于FPGA的最新視頻分析成功推出首個基于FPGA的智能交通視頻分析解決方案——動視元至睿系列交通狀況視頻分析儀。該視頻分析儀主要用于道路交通參數、交通事件進行檢測和報警,幫助管理人員了解道路服務水平、及時發現緊急事件、隨時查看過往事故事件視頻資料。 發表于:10/31/2013 Xilinx發布Vivado 2013.3 新增全新設計方法及功能 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天發布Vivado Design Suite 2013.3版本,提供全新UltraFastTM設計方法,增強型即插即用IP配置、集成與驗證功能,以及部分重配置(Partial Reconfiguration)功能。Vivado®設計套件與賽靈思的All Programmable器件進行了協同優化,是可編程業界唯一一款SoC增強型設計套件,能夠解決系統級集成與實現方面的生產力瓶頸的。 發表于:10/29/2013 Xilinx Vivado設計套件加入全新UltraFast設計方法 All Programmable 技術和器件的全球領先企業賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布針對其Vivado設計套件推出UltraFast?設計方法。這套綜合性的設計方法能幫助采用Vivado設計套件的設計團隊加速設計進程,準確預測設計進度。賽靈思正通過其Vivado設計套件、用戶指南、視頻和講師指導的培訓課程、第三方工具以及IP等,全面簡化該設計方法的采用,并促進其廣泛部署.。 發表于:10/29/2013 使用賽靈思Vivado設計套件的九大理由 您的開發團隊是否需要在極短的時間內打造出既復雜又富有競爭力的新一代系統?賽靈思All Programmable器件可助您一臂之力,它相對傳統可編程邏輯和I/O,新增了軟件可編程ARM®處理系統、可編程模擬混合信號(AMS)子系統和不斷豐富的高復雜度的IP,支持開發團隊突破原有的種種設計限制。賽靈思有多種All Programmable器件可供用戶選擇,構成這些器件的各種硅片組合使用賽靈思獨特的高性能3D堆疊硅片互聯技術彼此互聯。這些領先一代的All Programmable器件為用戶提供的功能,遠超常規可編程邏輯所能及,為用戶開啟了一個全面可編程系統集成的新時代。 發表于:10/24/2013 萊迪思半導體推出新的超低密度FPGA,用于實現環境感知移動設備“永遠在線”的傳感器解決方案 萊迪思半導體公司(NASDAQ: LSCC)今日宣布推出新的超低密度iCE40? FPGA,提供世界上最靈活的單芯片傳感器解決方案,使得新一代環境感知、超低功耗的移動設備成為現實。iCE40 FPGA系列新增加的器件使客戶能夠在一個更小的空間內集成更多的功能。1.4mm x 1.48mm x 0.45mm的封裝,足夠小且經濟實惠,幾乎可以在任何地方使用,減少電路板面積并且降低系統復雜度。 發表于:10/23/2013 ?…221222223224225226227228229230…?