頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發的現場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現錯誤或問題,設備可以在那里重新編程。 最新資訊 Synopsys全新超低功耗非揮發性存儲器IP在將功耗降低90%的同時面積縮小一半 為加速芯片和電子系統創新而提供軟件、知識產權(IP)及服務的全球性領先供應商新思科技公司(Synopsys,Inc.,納斯達克股票市場代碼:SNPS)日前宣布:其專為功耗和面積要求嚴格的無線應用和RFID/NFC集成電路而進行了優化的DesignWare® AEON®多次可編程(MTP)超低功耗(ULP)非易失性存儲器(NVM)IP開始供貨。與上一代產品相比,通過提供一種單比特位讀取功能、低至0.9V的讀取操作以及擦寫操作中低于10uA的峰值電流DesignWare AEON MTP ULP NVM IP將功耗降低了90%。降低功耗在移動系統中意味著延長電池的壽命,提高RFID/NFC標簽的靈敏度,并允許更小的天線從而減小了標簽的尺寸。 發表于:12/3/2013 基于CPCI總線的PMC載板設計 設計了一種基于CPCI總線標準的PMC接口載板。載板以FPGA為核心,集成了CPCI接口模塊和DPRAM(雙口RAM)模塊,CPCI接口模塊采用FPGA+PCI IP核(軟核)解決了系統集成的問題,DPRAM模塊為系統提供了數據緩存功能。環回測試和中斷測試解決了在沒有子卡PMC模塊的情況下,讀寫、驗證DPRAM空間數據和測試中斷響應的問題。此外,還支持子卡PMC模塊后出線到CPCI總線。調試結果表明,該載板在嵌入式實時操作系統VxWorks下可以穩定運行,正確地讀寫DPRAM空間的數據,及時地響應中斷,滿足了對載板的性能需求。 發表于:11/29/2013 基于AMBA APB總線的Nand Flash控制器的設計 介紹了基于AMBA APB總線Nand Flash控制器的設計,首先簡單介紹了 Nand Flash的一些特點,然后詳細介紹了Nand Flash 控制器的整體框架、具體功能及其內部的數據通路。該控制器通過ModelSim進行了仿真及FPGA板級驗證,結果證明能夠滿足Nand Flash時序要求。 發表于:11/29/2013 Altera在SPS IPC驅動2013大會上展示單芯片實現的集成PLC和HMI系統 Altera公司(NASDAQ: ALTR)今天宣布,在德國紐倫堡舉行的SPS IPC驅動2013大會上展示自動化系統設計的一項關鍵開發——在一個芯片上實現可編程邏輯控制器(PLC)和人機接口(HMI)系統。Altera在單片28 nm Altera Cyclone® V SoC上實現了集成PLC/HMI系統,將于2014年以參考設計的形式提供該系統。 發表于:11/28/2013 Xilinx助力Zynq SoC大幅提升機器視覺生產力 All Programmable技術和器件的全球領先企業賽靈思公司(Xilinx,Inc.(NASDAQ:XLNX))今天宣布公司利用HALCON和VisualApplets開發平臺為Zynq®-7000 All Programmable SoC打造端對端Smarter Vision開發環境,大幅提升機器視覺應用的設計生產力。MVTec公司的HALCON機器視覺軟件性能高,全面支持視頻分析,并可在Zynq All Programmable SoC等多核平臺上運行。HALCON軟件包含一個超過1800個運算符的函數庫,可用于Blob分析(即連通域分析)、形態學研究、匹配、測量、識別與3D視覺等應用。 發表于:11/26/2013 貿澤供貨適用于Altera Cyclone V SoC FPGA的最新Terasic套件 發表于:11/26/2013 基于DSP和CPLD的掌紋圖像采集系統設計 針對掌紋識別系統中的圖像采集問題,提出了一種基于DSP 和CPLD的掌紋圖像采集系統的設計方法。將DSP的特殊設計結構作為算法處理核心,對掌紋圖像進行采集、存儲和處理。采用OV7620作為掌紋傳感器,并利用CPLD完成DSP與OV7620之間的邏輯信號轉換,設計出了一套實時、高性能的掌紋采集系統。實踐證明,該圖像采集系統運行穩定、可靠,具有一定的應用推廣性和參考價值。 發表于:11/22/2013 Altera發布新款100G以太網和Interlaken IP內核,推動大容量傳輸和骨干網應用 Altera公司(NASDAQ: ALTR)今天宣布,公司MegaCore IP庫新增四款同類最佳的知識產權(IP)內核,進一步增強了IP內核系列產品。這些同類最佳的新IP內核包括超高性能和超低延時100GInterlaken、100G以太網、40G以太網和10G以太網IP。 發表于:11/20/2013 實時圖像邊緣檢測形態學優化設計及FPGA實現 利用Sobel算子對實時圖像進行邊緣檢測,然后再對邊緣檢測之后的圖像進行形態學的膨脹和腐蝕技術的優化,最后利用FPGA將形態學優化后的實時圖像進行邊緣檢測。結果表明該方法能有效提高邊緣檢測的效果,檢測出的圖像邊緣更加清晰,同時可大幅度濾除掉圖像中的背景噪聲。 發表于:11/19/2013 USB3.0超高速多串口傳輸系統的設計 設計了一種基于USB3.0和FPGA的多串口傳輸系統,以實現超高速數據傳輸。介紹了系統的硬件設計框架及系統的軟硬件設計流程,給出了系統軟件設計框圖、FPGA設計邏輯模塊以及時序。最后給出了實驗結果,驗證了該系統的可行性。 發表于:11/19/2013 ?…219220221222223224225226227228…?