頭條 Microchip宣布對FPGA產品降價30% 5月20日消息,據EEnews europe報道,芯片大廠Microchip已將其 Polarfire FPGA 和片上系統 (SoC) 的價格降大幅低了30%。 最新資訊 AMD逆襲新武器:Zen 2 CPU核心詳解【附24頁PPT】 在今年8月20日舉行的“ 2019 IEEE Hot Chips 31”會議上,AMD率先向大家展示的是新一代Zen2 CPU。 發表于:10/22/2019 西門子數字化原生數控系統 Sinumerik One推出革新性功能和全方位服務 ?Sinumerik One 憑借全新硬件平臺和革新性功能,樹立了生產力新標準 ?數字化服務產品可幫助機床用戶和機床制造商創建數字化雙胞胎,實現虛擬調試 ?Sinumerik One 攜手 20 余家測試用戶參加2019歐洲國際機床展 發表于:10/22/2019 儒卓力引入來自云里物里的超低功耗多協議模塊產品 深圳云里物里科技股份有限公司的新型MS88SF2多協議模塊產品,是基于Nordic功能最強大的短距無線微控制器系統級芯片(SoC)器件nRF52840。這款模塊可以配合無線協議藍牙5.0、ZigBee 3.0、Thread和ANT以及專有2.4GHz堆棧運行。可在儒卓力電子商務平臺www.rutronik24.com.cn購買。 發表于:10/22/2019 利用DLP®Pico?技術打造卓越的智能顯示體驗 隨著消費者不斷采用物聯網(IoT)解決方案將家庭內設備連接到外部和內部網絡,智能音箱將在越來越多的家庭中普遍應用。事實上,智能音箱市場可能會繼續保持高增長態勢;據Juniper Research預測,到2022年,Amazon Echo、Google Home、Apple HomePod和Sonos One等設備將在大多數美國家庭中普及。 發表于:10/22/2019 激勵創新 釋放價值: 英特爾AI100創新激勵計劃構建AI創新生態 2019年10月17日,北京—— 今天,在北京舉行的2019年英特爾創新加速器AI合作伙伴峰會上,英特爾與合作伙伴一起啟動 “英特爾AI100創新激勵計劃”(簡稱“AI100計劃”)第二期。主題為“激勵百佳創新,加速千億產業”的AI100計劃是英特爾持續打造AI創新生態的又一重要舉措,也是“英特爾人工智能創新激勵計劃”的進一步拓展和深化升級。英特爾基于其全面完整的人工智能產品組合和軟硬件協同創新的獨特優勢,聯合產業生態合作伙伴,匯聚技術、資本、生態、市場和產業等全方位資源聯合,幫助一百家優秀的人工智能創新創業團隊優化產品和解決方案,為團隊的成長和壯大提供全面創新加速,促進人工智能與產業深度融合,推動人工智能領域生態發展和智能應用落地。 發表于:10/22/2019 恩智浦首次推出適用于5G Access Edge的新型可編程基帶處理器系列 ? 恩智浦推出適用于5G Access Edge系統的新型Layerscape Access完全可編程基帶產品系列 ? 基于Layerscape處理器,Airfast系列5G基站RF多芯片模塊,以及EdgeVerse解決方案組合,恩智浦提供從天線到處理器的5G解決方案 ? 提供面向毫米波和6GHz以下5G產品,實現經濟高效的O-RAN生態系統、物理層和上層軟件以及創新的硬件平臺 發表于:10/22/2019 平頭哥宣布開源RISC-V內核MCU芯片設計平臺 烏鎮互聯網大會期間,平頭哥宣布開源其低功耗微控制芯片(MCU)設計平臺,成為國內第一家推進芯片平臺開源的企業。 發表于:10/22/2019 引領邁入自適應計算時代Xilinx Versal ACAP 榮膺 2019“世界互聯網領先科技成果” 2019 年 10 月 21 日,以“智能互聯, 開放合作——攜手共建網絡空間命運共同體”為主題的第六屆世界互聯網大會在浙江烏鎮開幕,備受全球矚目的2019 “世界互聯網領先科技成果”隆重揭曉15項全球頂尖科技產品與技術。作為自適應和智能計算的全球領導企業,賽靈思自適應異構計算平臺Versal ACAP 以其強大的技術領先性和行業價值,從全球數百家提名企業中脫穎而出,榮膺2019“世界互聯網領先科技成果”。 發表于:10/21/2019 基于C_Model的UVM驗證平臺設計與實現 隨著集成電路規模和復雜度的提高,其驗證工作也日益復雜和重要,驗證周期己經達到甚至超過整個芯片設計周期的70%,因此,急需找到一種高效的驗證方法,以便提高驗證效率,增強驗證平臺的可重用性。基于SystemVerilog語言的 UVM 驗證方法學可以有效提高驗證效率,縮短驗證周期。采用高層次的抽象模型C_Model作為參考模型接入UVM平臺,對數字基帶處理單元中標簽發送鏈路的編碼模塊進行驗證,設計隨機和非隨機的testcase,通過driver和monitor驗證組件來發送、監測并收集數據,包括硬件設計RTL代碼產生的數據和參考模型產生的數據,然后將兩數據送入設計的UVM計分板模塊進行比對,從而實現對RTL的功能驗證,驗證系統的優劣可通過功能覆蓋率來體現。驗證結果表明,UVM計分板中比對正確且功能覆蓋率達到了100%。 發表于:10/21/2019 一種無熵泄露的模糊提取器改進結構 物理不可克隆函數(PUF)模塊由于響應的不穩定性無法直接應用于密鑰生成,而模糊提取器的處理方法由于輔助數據的公開會帶來熵泄露的安全隱患。針對模糊提取器的熵泄露問題,提出了一種改進的模糊提取器結構,通過加入人工噪聲通道使得修正后的PUF響應無偏置,實現無熵泄露的效果,且不會增加資源受限的設備在重現階段的執行步驟。在偏置pb=0.54、錯誤率e=0.10的SRAM PUF應用背景下,所需SRAM PUF大小和密鑰生成成功率相比其他方法有一定改善。 發表于:10/21/2019 ?…146147148149150151152153154155…?