《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的多種分頻設計與實現
基于FPGA的多種分頻設計與實現
摘要: 利用本文介紹的方法可在對時鐘要求比較嚴格的FPGA系統中,用FPGA內嵌的鎖相環資源來實現分頻。該設計方法簡單方便、節約資源、可移置性強、便于系統升級,因此,在時鐘要求不太嚴格的系統中應用非常廣泛,同時在以后的FPGA設計發展中也有很大的應用空間。
關鍵詞: FPGA 分頻
Abstract:
Key words :

  0 引言

  分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。

  1 整數分頻器的設計

  1.1 偶數倍分頻

  偶數分頻器的實現非常簡單,通過計數器計數就完全可以實現。如進行N倍偶數分頻,就可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,以使下一個時鐘從零開始計數。以此循環,就可以實現任意的偶數分頻。圖1所示是占空比為1:1的36分頻的仿真波形圖。
 

占空比為1

  1.2 奇數倍分頻

  奇數倍分頻有兩種實現方法,其中之一完全可以通過計數器來實現,如進行三分頻,就可通過待分頻時鐘上升沿觸發計數器來進行模三計數,當計數器計數到鄰近值時進行兩次翻轉。比如可以在計數器計數到1時,輸出時鐘進行翻轉,計數到2時再次進

 

行翻轉。這樣,就在計數值鄰近的1和2進行了兩次翻轉。如此便實現了三分頻,其占空比為1/3或2/3。

 

  占空比1/15的15分頻設計的主要代碼如下:

  如果要實現占空比為50%的三分頻時鐘,則可通過待分頻時鐘下降沿觸發計數,并以和上升沿同樣的方法計數進行三分頻,然后對下降沿產生的三分頻時鐘和上升沿產生的時鐘進行相或運算。即可得到占空比為50%的三分頻時鐘這是奇數分頻的第三種方法。這種方法可以實現任意的奇數分頻。如將其歸類為一般的方法:對于實現占空比為50%的N倍奇數分頻,首先要進行上升沿觸發以進行模N計數,計數選定到某一個值再進行輸出時鐘翻轉,然后過(N-1)/2再次進行翻轉,就可得到一個占空比非50%的奇數n分頻時鐘。再同時進行下降沿觸發的模N計數,當其到達與上升沿觸發輸出時鐘翻轉選定值相同時,再進行輸出時鐘翻轉,同樣,經過(N-1)/2時,輸出時鐘再次翻轉以生成占空比非50%的奇數n分頻時鐘。將這兩個占空比非50%的n分頻時鐘相或運算,就可以得到占空比為50%的奇數n分頻時鐘。

占空比1


       圖2所示是占空比為1:1的3分頻電路原理圖。圖3為其仿真波形。

占空比為1

 

仿真波形

  2 半整數分頻器設計

  進行n+0.5分頻一般需要對輸入時鐘先進行操作。其基本設計思想是:首先進行模n的計數,在計數到n-1時,將輸出時鐘賦為'1',而當回到計數0時,又賦為0,這樣,當計數值為n-1時,輸出時鐘才為1,因此,只要保持計數值n-1為半個輸入時鐘周期,即可實現n+0.5分頻時鐘。因此,保持n-1為半個時鐘周期即是該設計的關鍵。從中可以發現,因為計數器是通過時鐘上升沿計數,故可在計數為n-1時對計數觸發時鐘進行翻轉,那么,時鐘的下降沿就變成了上升沿。即在計數值為n-1期間的時鐘下降沿變成了上升沿,也就是說,計數值n-1只保持了半個時鐘周期。由于時鐘翻轉下降沿變成上升沿,因此,計數值變為0。所以,每產生一個n+0.5分頻時鐘的周期,觸發時鐘都要翻轉一次。圖4給出了通用的半整數分頻器的電路原理圖。

通用的半整數分頻器的電路原理圖

  圖5所示是一個分頻系數為2.5的分頻器電路,該電路是用FPGA來設計半整數分頻器的。它由模3計數器、異或門和D觸發器組成。圖6是其仿真波形圖。
 

仿真波形圖

  3 任意整數帶小數分頻

  任意整數帶小數分頻的基本原理是采用脈沖吞吐計數器和鎖相環技術先設計兩個不同分頻比的整數分頻器,然后通過控制單位時間內兩種分頻比出現的不同次數來獲得所需要的小數分頻值。若設計一個分頻系數為10.1的分頻器,即可以將分頻器設計成9次10分頻和1次11分頻,這樣,總的分頻值為:

  F=(9×10+1×11)/(9+1)=10.1

  從這種實現方法的特點可以看出,由于分頻器的分頻值不斷改變,分頻后得到的信號抖動一般較大。當分頻系數為N-0.5(N為整數)時,可控制扣除脈沖的時間,以使輸出成為一個穩定的脈沖頻率,而不是一次N分頻,一次N-1分頻。一般而言,這種分頻由于分頻輸出的時鐘脈沖抖動很大,故在設計中的使用已經非常少。但是,這也是可以實現的。

  4 結束語

  利用本文介紹的方法可在對時鐘要求比較嚴格的FPGA系統中,用FPGA內嵌的鎖相環資源來實現分頻。該設計方法簡單方便、節約資源、可移置性強、便于系統升級,因此,在時鐘要求不太嚴格的系統中應用非常廣泛,同時在以后的FPGA設計發展中也有很大的應用空間。

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 金8国欧美系列在线| 一级**毛片毛片毛片毛片在线看| 福利网站在线观看| 国产成人8X视频网站入口| www.人人干| 日本在线观看a| 亚洲天堂一级片| 福利视频导航大全| 国产亚洲蜜芽精品久久| 1000部拍拍拍18勿入免费凤凰福利 | 痴汉电车中文字幕| 国产免费牲交视频| 最近免费中文在线视频| 天天看天天摸天天操| 久久久久亚洲av无码去区首| 欧美人与物videos另类xxxxx| 免费A级毛片无码A∨男男| 被公侵犯肉体中文字幕电影| 国产精品夜间视频香蕉| 四虎www成人影院| 色多多视频在线观看| 天海翼黄色三级| 久久99精品久久久久久水蜜桃| 案件小说2阿龟婚俗验身| 亚洲精品第二页| 精品无码国产自产拍在线观看| 国产又粗又猛又大的视频| 奇米影视777色| 在线一区免费视频播放| 与子乱勾搭对白在线观看| 日本精品久久久久中文字幕| 亚洲人成影院在线无码按摩店| 漂亮人妻洗澡被公强| 午夜亚洲av永久无码精品| 高清视频一区二区三区| 国产精品免费αv视频| 99久久国产免费中文无字幕| 小向美奈子中出播放| 中文字幕无码日韩专区| 日韩欧美中文字幕在线观看| 亚洲国产亚洲片在线观看播放|