《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的DS/CDMA解擴解調模塊設計與實現(xiàn)
基于FPGA的DS/CDMA解擴解調模塊設計與實現(xiàn)
摘要: 在CDMA通信系統(tǒng)中,用于基站信號轉發(fā)的接收機是一個核心模塊,一臺接收機只是處理一路用戶的解擴解調顯然是不合理的,為了提高接收機的效率和降低成本,有必要設計一種多路CDMA信號通用解擴解調平臺。而FPGA具有功能強大,開發(fā)工程投資小,周期短,可反復編程修改,保密性能好,開發(fā)工具智能化等優(yōu)點,本項目決定采用FPGA作為設計平臺;本文首先建立了CDMA信號的擴頻調制與解擴解調系統(tǒng)模型,然后提出設計這樣一個多路CDMA信號通用解擴解調平臺。該平臺將保證處理CDMA解擴解調的通用性,既可以將此平臺用在CDMA信號
關鍵詞: FPGA CDMA
Abstract:
Key words :

CDMA通信系統(tǒng)中,用于基站信號轉發(fā)的接收機是一個核心模塊,一臺接收機只是處理一路用戶的解擴解調顯然是不合理的,為了提高接收機的效率和降低成本,有必要設計一種多路CDMA信號通用解擴解調平臺。而FPGA具有功能強大,開發(fā)工程投資小,周期短,可反復編程修改,保密性能好,開發(fā)工具智能化等優(yōu)點,本項目決定采用FPGA作為設計平臺;本文首先建立了CDMA信號的擴頻調制與解擴解調系統(tǒng)模型,然后提出設計這樣一個多路CDMA信號通用解擴解調平臺。該平臺將保證處理CDMA解擴解調的通用性,既可以將此平臺用在CDMA信號蜂窩基站的建設上,也可以用在CDMA衛(wèi)星地面的基站建設上。

DS/CDMA解擴解調系統(tǒng)原理框圖

  圖1 DS/CDMA解擴解調系統(tǒng)原理框圖

  1  DS/CDMA信號解擴解調的系統(tǒng)模型

  根據國際上DS/CDMA信號發(fā)展的現(xiàn)狀,我們希望設計一個可以對DS/CDMA信號進行解擴解調的通用平臺,該平臺的系統(tǒng)模型如圖1所示:

  分析該系統(tǒng)模型在不考慮噪聲與干擾的情況下,該系統(tǒng)的輸入信號=,經正交下變頻到基帶:

正交下變頻到基帶

  將上式中各相關運算項分別記作:
運算項分別記作

  差分

平臺499元 S3C4  設備實現(xiàn)基于第三代移動通信系統(tǒng)實現(xiàn)的關鍵技術基礎,采用大規(guī)模FPGA作為設備實現(xiàn)的硬件平臺,可作為直接序列擴頻/碼分多址信號接收的通用處理平臺。擬定CDMA解擴解調模塊的總體方案框圖如圖2.1所示。

 

  中頻AGC單元控制70MHz中頻輸入信號的輸入能量,經器件AD6640采樣后送入FPGA信號處理模塊進行數字下變頻到I/Q路基帶,再將I/Q路基帶信號送入并行檢測模塊進行用戶檢測;并行檢測模塊采用大規(guī)模可編程邏輯器件ALTERA公司的EP2C70F672來實現(xiàn),主要是通過并行匹配濾波器來完成搜索范圍之內的PN碼,被檢測出來的PN碼再反饋送入FPGA信號處理模塊進行解擴解調處理。FPGA信號處理模塊采用ALTERA公司的EP2S60F672來實現(xiàn),該部分由16個模塊組成,每一個模塊都可以完成地址碼捕獲與跟蹤、相關解擴、相位估計、基帶解調等功能,輸出維特比軟判決數據信號;主控單元也在EP2S60F672中設計實現(xiàn),該單元完成DDS控制、ADC采樣頻率配置、載頻初始化配置、地址碼配置、工作狀態(tài)檢測等功能,各種配置與檢測信息通過網絡接口用計算機控制輸入。無線SOC開發(fā)平臺499元 S3C44B0 ARM7開發(fā)板378元 S3C2410 ARM9開發(fā)板780元 AT91SAM7S64 ARM7

CDMA信號接收設備總體方案框圖

  圖2 CDMA信號接收設備總體方案框圖

  3  幾個關鍵模塊的實現(xiàn)過程

  中頻處理與ADC單元主要由中頻自動增益控制、帶通/低通濾波、DDS采樣時鐘發(fā)生器、中頻ADC采樣這幾個模塊組成,采用速率是碼片時鐘N倍的時鐘作為采樣時鐘,然后將采樣后的數據送入FPGA中。

  基帶接收處理單元由數字正交下變頻、時鐘基準DDS、可控地址碼產生、多路并行地址碼搜索捕獲、數字內插碼片跟蹤、碼分信道估計(幅度、相位估計、SIR估計)、多路數據相關解擴、差分相干解調數據接口(不含數據幀恢復)這些部分組成,主要完成信號的接收解擴解調功能。

  主控單元主要由初始化配置(載頻配置、地址碼配置、工作狀態(tài)配置)、工作狀態(tài)檢測(捕獲指示、同步指示、接收狀態(tài)等)、控制接口處理(網絡接口)、RS-232接口等模塊組成。MCU總線與基帶處理單元相連,用于參數配置控制、工作狀態(tài)信息采集與顯示、外部通信等功能;網絡接口主要完成硬件和計算機的數據交換;RS-232接口主要控制液晶的顯示以及鍵盤輸入。

    結束語:基于DS/CDMA信號解擴解調的基本原理,結合大規(guī)模邏輯器件FPGA的優(yōu)點,本文作者創(chuàng)新的提出設計一個通用的解擴解調平臺,該平臺既可以用于CDMA信號蜂窩基站接收機的核心模塊,也可以用于衛(wèi)星CDMA信號的解擴解調;該平臺已經在基站接收機上得到了應用和驗證,實踐證明該模塊搜索速度快,同時解擴解調的用戶數達到了16個,解擴解調的效率極高。由于該模塊采用ALTERA公司的大規(guī)模FPGA器件,所以很容易轉換成用于ASIC電路,有很廣闊的應用價值。

此內容為AET網站原創(chuàng),未經授權禁止轉載。
主站蜘蛛池模板: 亚洲欧美18v中文字幕高清| 中文字幕天天躁日日躁狠狠躁免费 | 最近免费高清版电影在线观看| 久久国产精品女| 26uuu另类亚洲欧美日本| jlzzjlzz亚洲乱熟在线播放| 中文字幕专区在线亚洲| 久久大香伊蕉在人线观看热2| 亚洲三级在线视频| 亚洲国产成人一区二区精品区| 亚洲精品电影在线| 交换韩国伦理片| 亚洲黄色三级视频| 亚洲综合色区中文字幕| 人妻少妇精品中文字幕av蜜桃| 国产欧美久久久精品影院| 国产精品99无码一区二区| 国产福利在线观看你懂的| 国产人va在线| 国产中文欧美日韩在线| 国产免费AV片在线观看播放| 国产人妖XXXX做受视频| 免费大片黄在线观看| 人碰人碰人成人免费视频| 亚洲另类欧美综合久久图片区| 亚洲国产美女精品久久久久| 亚洲伊人久久网| 中文字幕色婷婷在线精品中| 中国毛片免费看| 一级做a爰全过程免费视频| 久久亚洲综合色| 中文字幕伊人久久网| 91九色精品国产免费| 把女人的嗷嗷嗷叫视频软件| 日本www视频| 蜜臀久久99精品久久久久久| 色天天综合色天天看| 精品国产一区二区三区2021| 狠狠穞老司机的福67194| 欧美日韩国产不卡在线观看| 最近免费中文字幕大全高清10|