4 月 30 日消息,三星電子在今日公布的一季度財報中分享了其半導體相關業務的技術信息和未來展望:
系統 LSI
三星表示整體晶圓代工業務的復蘇相對延遲,但晶圓廠的運營效率有一定提升。
技術方面,三星稱其 3nm 和 2nm 節點技術發展順利,將在本季度完成 2nm 設計基礎設施的開發;而在 4nm 節點方面,良率漸趨穩定。
三星正就適用于 3D IC 的 4nm 技術進行準本,同時計劃開發適用于 14nm、8nm 等成熟節點的基礎設施,滿足不同應用的需求。
三星確認其仍計劃在下半年實現第二代 3nm 技術的量產,并提升 2nm 技術的成熟程度。
存儲
三星表示其已于本月開始量產 HBM3E 8H(8 層堆疊)內存,并計劃于本季度內開始量產可提供 36GB 單堆棧容量的 HBM3E 12H 產品。三星將繼續增加 HBM 供應,滿足生成式 AI 市場的需求。
對于常規 DDR5,三星基于 1bnm(12 納米級)制程的 32Gb DDR5 也將于本季度量產。三星計劃在該產品上實現更快的產能爬坡,以提升企業在高密度 DDR5 模組市場的競爭力。
三星 1bnm 32Gb DDR5 內存于去年 9 月發布,當時計劃于 2023 年底量產。
而在 NAND 閃存領域,三星進一步明確第 9 代 V-NAND 的 QLC 版本將于三季度量產。
本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。