《電子技術應用》
您所在的位置:首頁 > 嵌入式技術 > 業界動態 > 基于增強并行口EPP的便攜式高速數據采集系統

基于增強并行口EPP的便攜式高速數據采集系統

2008-12-22
作者:王海艇 張鵬飛 李 實 宋建平

  摘 要: 針對基于EPP協議的并行端口設備開發的特點與趨勢,開發了由A/D" title="A/D">A/D轉換器AD1671和FIFO存儲器ID7202構成的1.25MHz、12Bit的高速數據采集系統" title="采集系統">采集系統,并通過IDT7202與EPP的接口電路實現了采集數據的高速回傳。介紹了EPP協議和該采集系統工作原理。
  關鍵詞: 增強并行口(EPP) 先進先出存儲器(FIFO) A/D轉換器AD1671


  利用傳統的標準并行口(SPP)或RS232進行數據傳輸,其速度和靈活性受到很大限制。而增強型并行端口EPP(Enhanced Parallel Port)不但與SPP兼容,而且其最高傳輸速率可達ISA總線的能力(2MHz)。由于便攜式計算機日益普及,基于EPP協議開發的便攜式微機采集系統將會是一個發展趨勢。
  通常,低速的數據采集系統可不需要板上的數據緩存區。但當采集速率較高時,數據的回傳將占用CPU大量的時間,因而不可能進行其他的控制操作與數值處理,這時就需要足夠的緩存區來存放數據。我們在設計高速數據采集系統時采用了FIFO(First In First Out) IDT7202、其管腳功能如圖1所示。它不但提供了存儲空間作為數據的緩沖,而且還在EPP并行總線和A/D轉換器之間充當一彈性的存儲器,因而無需考慮相互間的同步與協調。FIFO的優點在于讀寫時序要求簡單,內部帶有讀寫的環形指針,在對芯片操作時不需額外的地址信息。隨著FIFO芯片存儲量的不斷增加和價格的不斷下降,它將成為傳統數據存儲器件RAM、SRAM等的有力替代者。方案中的A/D轉換器采用了Analog Device 公司的AD1671,最大采集速率可達1.25MHz、12Bit無漏碼轉換輸出。


1 EPP協議簡介
  EPP協議與標準并行口協議兼容且能完成數據的雙向傳輸,它提供了四種數據傳送周期:數據寫周期" title="寫周期">寫周期;數據讀周期" title="讀周期">讀周期;地址寫周期;地址讀周期。
  在設計中我們把數據周期用于便攜機與采集板之間的數據傳輸,地址周期用于地址的傳送與選通。表1列出了DB25插座在EPP協議中的各腳定義。
  圖2是一個數據寫周期的例子。

?


  (1) 程序執行一個I/O" title="I/O">I/O寫周期,寫數據到Port4(EPP數據寄存器)。
  (2)nWrite變低,數據送到串行口上。
  (3)由于nWait為低,表示可以開始一個數據寫周期,nDataSTB變低。
  (4)等待外設的握手信號(等待nWait變高)。
  (5)nDataSTB變高,EPP周期結束。
  (6)ISA的I/O周期結束。
  (7)nWait變低,表示可以開始下一個數據寫周期。
  可以看到,整個數據傳送過程發生在一個ISA I/O周期內,所以用EPP協議傳送數據,系統可以獲得接近ISA總線的傳輸率(500k~2M byte/s)。
2 AD1671控制及采集系統工作原理
  圖3是AD1671的AD轉換時序圖。


  AD1671在Encode信號上升沿開始A/D轉換,Dav信號在本次轉換完成前一定時間變低,直到Dav出現上升沿表示本次轉換結束。為防止數字噪聲耦合帶來的誤差,Encode信號應在Dav信號變低后50ns內變低。系統中通過8254計數器對晶振進行分頻來給AD1671提供Encode信號,以滿足其工作時序的需要。系統原理圖如圖4所示。系統初始化時,向8254的Clock0寫入計數值,由此可以靈活改變采樣間隔,同時寫入Clock1的計數值用來控制采樣的個數。晶振采用5MHz有源四腳晶振,D觸發器實現觸發功能,系統工作原理如下:
  系統初始化完成后,經地址譯碼器產生Add2信號,使D觸發器狀態翻轉,由低變到高,8254計數使能端Gate0、Gate1變高,8254開始方式2的計數。當Clock0的計數時間到時,發出一個寬度為一時鐘周期的負脈沖,經反向送入Encode,啟動AD1671進行A/D轉換。一次轉換結束,利用Dav信號將轉換的數據寫入IDT7202,同時Clock1計數一次。當Clock1計數時間到后,發出一個脈沖,用來實現對D觸發器的清零,使Gate0、Gate1變低,停止AD1671轉換,完成一次系統的采集工作。


3 FIFO與EPP的接口電路
  圖5是EPP與IDT7202的接口電路。


  此電路是基于EPP1.9設計的。nDataSTB與nAddSTB組合產生nWait回送信號,實現連鎖握手。方案中分別用數據讀周期、地址讀周期對1#FIFO、2#FIFO進行讀取。EPP模式設定后,對FIFO存儲器的讀取非常簡單。通過產生一個單I/O讀指令到“基址+4”,EPP控制器就會產生所需的選通信號,用EPP數據讀周期傳送數據。對“基址+3”的I/O操作,可產生地址周期信號。
  C語言指令如下:
  讀一個字節數據:Data=Inportb(Base_Addr+4);
  讀一個字節地址:Data=Inportb(Base_Addr+3);
  實際應用中FIFO的存取時間達到ns 級,EPP的速度也接近ISA總線的速率。上述接口電路屬于高頻,電路設計要注意消除干擾。FIFO的讀寫信源應盡量靠近FIFO,沒用到的數據輸入端應接地或VCC等。

本站內容除特別聲明的原創文章之外,轉載內容只為傳遞更多信息,并不代表本網站贊同其觀點。轉載的所有的文章、圖片、音/視頻文件等資料的版權歸版權所有權人所有。本站采用的非本站原創文章及圖片等內容無法一一聯系確認版權者。如涉及作品內容、版權和其它問題,請及時通過電子郵件或電話通知我們,以便迅速采取適當措施,避免給雙方造成不必要的經濟損失。聯系電話:010-82306118;郵箱:aet@chinaaet.com。
主站蜘蛛池模板: 成全动漫视频在线观看免费高清 | 黑人太粗太深了太硬受不了了| 我想看一级毛片| 亚洲一区二区在线视频| 相泽南亚洲一区二区在线播放| 国产农村妇女一级毛片视频片 | 日韩人妻无码一区二区三区久久99| 亚洲精选在线观看| 美女扒开尿口让男人操| 国产成人精品福利色多多| 99久久免费观看| 成人国产永久福利看片| 久久精品国产大片免费观看| 欧美野性肉体狂欢大派对| 别揉我奶头~嗯~啊~视频在线观看| 高清国产一级毛片国语| 国产精品无码翘臀在线观看| xxx国产精品xxx| 日日噜噜夜夜爽爽| 亚洲av无码乱码在线观看| 污视频网站在线观看| 全彩本子acg里番本子| 调教她的尿孔h导尿| 国产激情久久久久影院| 91资源在线播放| 女人张开腿让男人插| 中文字幕人成无码免费视频| 日韩精品免费一线在线观看| 亚洲小视频在线观看| 激情射精爆插热吻无码视频| 又粗又硬又大又爽免费观看| 超清中文乱码字幕在线观看| 国产欧美日韩综合精品二区 | 欧美大片在线观看完整版| 免费v片在线看| 一二三区在线视频| 日韩免费无码一区二区视频| 亚洲成av人影片在线观看| 男人天堂手机在线版| 又粗又硬又大又爽免费视频播放| 香蕉免费在线视频|