基于DSP和FPGA的實時圖像采集處理系統的設計 | |
所屬分類:參考設計 | |
上傳者:aet | |
文檔大小:507 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:針對目前對圖像采集處理系統的高速性和便攜性的要求,設計了一套基于DSP、FPGA和ARM9的實時圖像采集處理系統。該系統主要利用FPGA的SoPC系統定制NiosⅡ軟核處理器及相關外設IP核來完成圖像數據的采集和存儲。DSP通過EMIF接口和EDMA接口完成數據的搬移和圖像處理的算法。ARM作為主機,通過HPI接口與DSP進行數據通信。結果表明,該平臺工作性能穩定,處理能力強,能完成算法的數據處理并對數據實時顯示,適用于自動循跡、模式識別等高速數據采集的應用場合。 | |
現在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統工程研究所版權所有 京ICP備10017138號-2