基于FPGA的高性能離散小波變換設計 | |
所屬分類:解決方案 | |
上傳者:aet | |
文檔大小:237 K | |
標簽: FPGA | |
所需積分:0分積分不夠怎么辦? | |
文檔介紹:在數(shù)字信號處理領域,小波變換無論在理論研究還是工程應用方面都具有廣泛的價值,因此高性能離散小波變換的FPGA實現(xiàn)架構的研究就顯得尤為重要。本文針對db8 (Daubechies 8)小波設計了一個16階16位的正、反變換系統(tǒng),用DE2開發(fā)板進行了系統(tǒng)驗證,在FPGA的邏輯單元資源消耗12%的情況下,正、反變換的最高時鐘頻率分別達到了217.72MHz、217.58MHz。對比同類文獻,本設計在最高處理速度方面具有明顯的優(yōu)勢。在此基礎上,考慮到通用性的要求,本文還設計了一種小波種類可選、小波階數(shù)可調(diào)的通用小波變換FPGA架構,該通用小波正、反變換系統(tǒng)的最高時鐘頻率分別為114.10 MHz、152.09 MHz。此結構具有通用性強的特點,可高性能實現(xiàn)多種小波變換。設計采用DA(Distributed Arithmetic)算法和LUT(Look-Up Table)技術來實現(xiàn)小波變換中的濾波器,并使用流水線結構以及調(diào)用Altera 提供的IP核完成了設計的優(yōu)化,用MATLAB驗證了設計的功能。 | |
現(xiàn)在下載 | |
VIP會員,AET專家下載不扣分;重復下載不扣分,本人上傳資源不扣分。 |
Copyright ? 2005-2024 華北計算機系統(tǒng)工程研究所版權所有 京ICP備10017138號-2