《電子技術應用》
您所在的位置:首頁 > 電子元件 > 設計應用 > 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查
2023年電子技術應用第8期
張成,趙佳,李晴
(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)
摘要: 隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。2D Flip-Chip、2.5D、3D等異構集成的先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS檢查。采用Cadence Integrity 3D-IC平臺工具,針對不同類型的先進封裝,進行了系統級LVS檢查驗證,充分驗證了該工具的有效性和實用性,保證了異構集成封裝系統解決方案的可靠性。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239802
中文引用格式: 張成,趙佳,李晴. 基于Cadence Integrity 3D-IC的異構集成封裝系統級LVS檢查[J]. 電子技術應用,2023,49(8):47-52.
英文引用格式: Zhang Cheng,Zhao Jia,Li Qing. System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC[J]. Application of Electronic Technique,2023,49(8):47-52.
System-level LVS checking of heterogeneous integration packaging based on Cadence Integrity 3D-IC
Zhang Cheng,Zhao Jia,Li Qing
(Globalfoundries China (Shanghai) Co., Limited, Shanghai 201204, China)
Abstract: With the development of silicon process size to the level of single nano, it has been more and more difficult to continue Moore's law. Advanced packaging solutions with heterogeneous integration, such as 2D Flip-Chip, 2.5D and 3D, will continue to meet market requirements for miniaturization, high performance and low cost, thus become the main direction of continuing Moore's Law. But it also presents new challenges, especially for system-level LVS checking. In this paper, Cadence Integrity 3D-IC tool was used to perform system-level LVS checking for different types of advanced packaging, which fully verified the effectiveness and practicability of the tool and ensured the reliability of heterogeneous integration packaging system solutions.
Key words : heterogeneous integration;advanced packaging;system-level LVS;integrity 3D-IC

0 引言

電子產品一直以來追求的尺寸更小,成本和功耗更低的趨勢,在過去受益于硅工藝的快速升級更新,得到了持續的發展。但近年來,隨著硅工藝尺寸發展到單納米水平,摩爾定律的延續越來越困難。單一的納米工藝在綜合考慮成本、良率、功耗等因素后,將不再具有競爭優勢。2D Flip-Chip、2.5D、3D等具有異構集成先進封裝解決方案將繼續滿足小型化、高性能、低成本的市場需求,成為延續摩爾定律的主要方向。但它也提出了新的挑戰,特別是對于系統級的LVS(Layout Versus Schematics)檢查。由于異構集成封裝結構復雜、規模龐大,任何一個環節的失誤都會產生巨大的影響,因此急需一個完整的解決方案,可以對各類異構集成封裝進行有效的系統級檢查。本文嘗試采用Cadence公司的Integrity 3D-IC平臺,針對主流的異構集成封裝進行LVS檢查驗證。



本文詳細內容請下載:http://m.xxav2194.com/resource/share/2000005479




作者信息:

張成,趙佳,李晴

(格芯半導體(上海)有限公司 中國研發中心(上海),上海 201204)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 免费看无码特级毛片| 国产精品亚洲αv天堂2021| 久久久综合香蕉尹人综合网 | 蜜桃麻豆www久久囤产精品| 国产裸体美女永久免费无遮挡| 中文字幕23页| 日韩精品无码一本二本三本色| 亚洲精品国产综合久久久久紧| 老司机福利精品视频| 国产欧美日韩精品专区| AV无码久久久久久不卡网站| 推油少妇久久99久久99久久| 亚洲av综合av一区| 波多野结衣mxgs-968| 又黄又爽又色的黄裸乳视频| 黄a大片av永久免费| 国产综合色在线视频区| а√在线地址最新版| 无需付费看视频网站入口| 亚洲aⅴ男人的天堂在线观看| 熟女精品视频一区二区三区| 四虎884tt紧急大通知| 麻豆视频免费观看| 国产精品久线观看视频| 色妞妞www精品视频| 久久综合九色综合欧美就去吻| 羞羞视频在线观看入口| 国产精品久线在线观看| chinese激烈高潮HD| 成年女人永久免费观看片| 久久这里只精品99re免费| 欧美日韩视频免费播放| 免费看男女做好爽好硬视频| 花蝴蝶免费版高清版| 国产桃色无码视频在线观看| 91福利小视频| 女人张开腿等男人桶免费视频 | 日本bbwbbwbbw| 亚洲AV无码潮喷在线观看| 欧美激情视频一区二区三区| 任你躁国产自任一区二区三区|