《電子技術應用》
您所在的位置:首頁 > 測試測量 > 設計應用 > 基于FCM flow的小規模數字電路芯片測試
基于FCM flow的小規模數字電路芯片測試
2023年電子技術應用第8期
崔震,周立陽,劉萌,趙禹,王學德
霞瑞浦微電子科技(上海)有限責任公司
摘要: 隨著芯片工藝的不斷演進,數字芯片的規模急劇增加,測試成本進一步增加。目前先進的DFT技術已應用于大規模SoC芯片的測試,包括掃描路徑設計、JTAG、ATPG(自動測試向量生成)等。但對于一些小規模集成電路,插入掃描鏈等測試電路會增加芯片面積并增加額外的功耗。對于這種芯片,功能case生成的pattern可用于檢測制造缺陷和故障。因此,需要一些方法來驗證覆蓋率是否達到了目標。Verisium manager工具依靠Xcelium的故障仿真引擎和Jasper功能安全驗證應用程序(FSV)可以解決這個問題。它為 ATE(自動測試設備)pattern的覆蓋率分析提供了一個新的思路。
中圖分類號:TN402 文獻標志碼:A DOI: 10.16157/j.issn.0258-7998.239804
中文引用格式: 崔震,周立陽,劉萌,等. 基于FCM flow的小規模數字電路芯片測試[J]. 電子技術應用,2023,49(8):24-29.
英文引用格式: Cui Zhen,Zhou Liyang,Liu Meng,et al. Small-scale digital circuit chip testing based on FCM flow[J]. Application of Electronic Technique,2023,49(8):24-29.
Small-scale digital circuit chip testing based on FCM flow
Cui Zhen,Zhou Liyang,Liu Meng,Zhao Yu,Wang Xuede
(3PEAK, Shanghai 201210,China)
Abstract: With the advance of the chip process, the scale of digital chips has increased sharply, and the cost of testing has further increased. Advanced DFT technology has been used on large scale SoC chips, including scan path design, JTAG, ATPG (Automatic Test Pattern Generation) and more. However, for some small scale integrated circuits (analog front end chips for example), inserting test circuits, such as scan chains, will increase chip area and add additional power consumption. For this kind of chip, the test pattern generated from functional simulation cases can be used to detect the manufacturing defects and failures. Therefore, there should be some methodology to verify if the coverage has met the goal, especially for automotive chips.Cadence Verisium Manage Safety Client, relying on core engines of Xcelium Fault Simulator and the Jasper Functional Safety Verification App (FSV) can solve this problem. It provides a credible coverage for ATE (Automated Test Equipment) pattern.
Key words : DFT;coverage;Verisium manager;Xcelium fault simulator;Jasper

0 引言

目前,先進的DFT技術已經廣泛應用于大規模數字集成電路測試,但是對于一些小規模集成電路芯片(例如模擬前端芯片)的測試,插入掃描鏈等測試電路會增加芯片面積并增加額外的功耗。從芯片成本和性能的角度考慮,針對小規模數字電路的測試,功能仿真case可作為test pattern即可比較容易地達到一個高的覆蓋率標準以用于檢測制造缺陷和故障。

另一方面,芯片設計中有一部分電路對功耗極其敏感,應用場景要求其功耗需要達到極低的水平。測試相關邏輯的增加無疑會帶來額外的功耗損失和性能降低,使得設計達不到功耗要求目標。對于這樣的設計,通常不會為這部分電路增加DFT,使用功能仿真case作為test pattern來用于檢測制造缺陷和故障,以此作為整個芯片的測試覆蓋率數據補充。

基于以上兩個應用場景,需要一個方式去佐證功能仿真case可以作為test pattern覆蓋到足夠多的制造缺陷和故障。

Cadence的Xcelium是一個強大的仿真工具,其中的錯誤仿真引擎(fault simulator)能夠分析出電路的可能出錯的節點,并完成注錯和仿真;vManager擁有多個case仿真的統籌調度機制,且擁有一定的debug手段;Jasper擁有測試case的注錯優化機制。三者有機結合,融入驗證環境中即可通過功能case的仿真,報告出電路的錯誤覆蓋率(fault coverage),用于佐證test pattern的完整性。

本文將針對以上兩個特殊需求,示例兩個真實的數字電路設計,并基于Cadence 的FCM(Fault Campaign Manager)flow介紹是如何使用Xcelium、vManager、Jasper等工具來解決以上問題的。



本文詳細內容請下載:http://m.xxav2194.com/resource/share/2000005475




作者信息:

崔震,周立陽,劉萌,趙禹,王學德

(思瑞浦微電子科技(上海)有限責任公司,上海 201210)

微信圖片_20210517164139.jpg

此內容為AET網站原創,未經授權禁止轉載。
主站蜘蛛池模板: 精品国产污污免费网站入口| 99久久人妻精品免费一区| 欧美日韩高清在线观看 | 国产综合在线视频| 中文字幕在线观看2020| 欧美国产精品va在线观看| 午夜dj在线观看免费高清在线| 黑人巨大sv张丽在线播放| 国产高清在线看| аⅴ天堂中文在线网| 边吃奶边插下面| 在线亚洲小视频| 中文字幕在线久热精品| 校霸把学霸往死里做| 亚洲色欲久久久久综合网| 老师小sao货水好多真紧h视频| 国产男女视频在线观看| 99精品国产丝袜在线拍国语| 无码aⅴ精品一区二区三区| 亚洲一区在线视频观看| 激情小说第一页| 国产99久久九九精品无码| 免费观看国产网址你懂的| 外国毛片在线观看| 中国特黄一级片| 波多野结衣绝顶大高潮| 四虎成人免费观看在线网址| 欧美色图亚洲激情| 国产麻豆一精品一av一免费| 一区两区三不卡| 无码人妻精品中文字幕| 亚洲AV无码成人精品区在线观看| 深夜福利视频导航| 北条麻妃在线观看视频| 调教奴性同桌h| 国产激情久久久久影| 97国产在线视频公开免费| 婷婷五月在线视频| 丰满少妇又爽又紧又丰满在线观看| 机机对机机的30分钟免费软件| 亚洲欧美日韩精品中文乱码|